Statisk timinganalys (SVA, eng. Static timing analysis ) är en metod för att beräkna tidsparametrarna för VLSI , som inte kräver en fullvärdig elektrisk simulering av kretsens funktion.
I synkrona kretsar överförs data från en flip- flop till en annan genom någon kombinationssektion . Triggarna styrs av en klocksynkroniseringssignal, vars period bestäms av fördröjningen i signalöverföringen från triggerns ingång till dess utgång. I sådana system är två typer av fel möjliga:
Tidpunkten då signalen kommer till utgången kan variera av många anledningar: kretsen kan utföra olika operationer, omgivningstemperaturen eller spänningen varierar, den förändras under påverkan av tillverkningsprocessen, etc. CBA:s huvuduppgift i detta fallet är att kontrollera att trots alla möjliga variationer kommer signalen att anlända till kretsens utgång inom den specificerade tidsramen, vilket är ett villkor för felfri drift av kretsen.