ZISC ( eng. Zero Instruction Set Computer - en dator med en noll instruktionsuppsättning ) är en processorarkitektur baserad på teknologier som mönstermatchning . Arkitekturen kännetecknas av frånvaron av mikroinstruktioner i vanlig mening för mikroprocessorer. Också förkortningen ZISC anspelar på den tidigare utvecklade RISC-tekniken.
Konceptet bygger på idéer lånade från neurala nätverk . ZISC kännetecknas av hårdvara parallell bearbetning av data, liknande hur det händer i verkliga neurala nätverk. Detta koncept utvecklades av Guy Paillet, inspirerat av hans arbete med Carlo Rubbias parallella bearbetningsteam, och med Leon Cooper i början av 1990-talet på RCE (Restricted Coulomb Energy - en neural nätverksmodell publicerad av Cooper 1982). RCE utvecklades och publicerades i boken "Practical Approach to Pattern Classification" av Bruce Batchelor (Cardiff University UK).
Processor Technologies | Digital|||||||||
---|---|---|---|---|---|---|---|---|---|
Arkitektur | |||||||||
Instruktionsuppsättning arkitektur | |||||||||
maskinord | |||||||||
Parallellism |
| ||||||||
Genomföranden | |||||||||
Komponenter | |||||||||
Energihantering |